Использование в полное мере основанной на ARM неоднородной многоядерной архитектуры

Отправлено Гость (не проверено) от пт, 09/30/2016 - 09:53

Эффективность определеятся как отношение полезной работы, выполненной машиной к затраченной в целом энергии. Инженеры должны обновить и решить проблемы самым эффективным возможным способом, и один из путей  состоит в том, чтобы использовать соответствующие ядра процессора для различных типов выполняемых процессов. Например, ядро ARM® Cortex®-A - мощное ядро, но оно израсходует больше питания и добавит задержку при выполнении меньших процессов; лучший выбор мог состоять в том, чтобы выполнить меньшие процессы на детерминированном ядре Cortex-M.

Полноспектровый анализ шума устройства 

Отправлено Гость (не проверено) от пт, 09/30/2016 - 09:50

Общий анализ шума устройства обеспечивает только приблизительные результаты, потому что они основываются на традиционных инструментах SPICE и RF, имеющих значительные ограничения  в производительности, размерах, точности.

Очень немного команд разработчиков могут выполнить анализ шумов устройства транзисторного уровня для сложных блоков. Фактически, много проектировщиков должны даже упростить подсхемы, чтобы получить только приблизительные результаты от традиционных инструментов.

Интернет вещи не испытывают недостатка в инструментах!

Отправлено Гость (не проверено) от пт, 09/30/2016 - 09:47

Tanner

Вы думаете, что интернет вещи испытывают недостаток в инструментах?
Какие проектировщики делают большую часть дизайна интернет вещей?
Изучите, как Tanner EDA изменяет развитие рынка интернет вещей.
Прочитайте эту краткую статью, размещённую в  SemiWiki.

Ускорение  DFT - верификации  до выпуска. 

Отправлено Гость (не проверено) от чт, 09/29/2016 - 09:43

Steve Dondershine, Vijay Chobisa, Suresh Krishnamurthy

Минимизируйте риск катастрофического отказа и значительно уменьшите время выполнения при верификации проектов после вставки DFT. Применяя  DFT Veloce до передачи в производство  вы ускоряете проверку проекта на несколько порядков.

Уменьшите количество тестов, моделирование которых обычно занимает три месяца  до двух часов, с полной проверкой тестовых векторов и логики DFT перед изготовлением микросхемы.

Новая статья SemiWiki: 2 сообщения от Tanner EDA

Отправлено Гость (не проверено) от вт, 09/27/2016 - 14:13

Для большинства слияний и приобретений в мире EDA в финансовом отношении год или два после того, как сделка заключена, ничего не решает, однако Tanner EDA движется с неплохой скоростью после приобретения Mentor Graphics Tanner EDA в марте 2015.

В этом году в DAC, у Tanner EDA было два объявления, которые должны впечатлить и проектировщиков IC и проектировщиков IoT.

MagnaChip выбирает Mentor Graphics Analog FastSPICE Platform для верификации аналоговых  и смешанных  проектов. 

Отправлено Гость (не проверено) от пт, 09/02/2016 - 10:45

Вильсонвилль, Орегон, Июнь 22, 2016 - Mentor Graphics Corp. (Nasdaq: MENT) объявила сегодня, что MagnaChip Semiconductor Corp. (NYSE: MX), расположенный в Корее проектировщик и производитель аналоговых и смешанных полупроводниковых продуктов для массовых приложений, выбрал  Mentor® Analog FastSPICE™ (AFS™) Platform для верификации и анализа шума их аналоговых и смешанных проектов, включая драйверы дисплея, регуляторы мощности  и PLLs.

Xilinx расширяет среду разработки SDSoC, обеспечивая доступ к программированию 16nm Zynq Ultrascale+ MPSoC

Отправлено Гость (не проверено) от вт, 06/21/2016 - 10:14

Новый выпуск также усиливает, основанное на C/C++ программирование на системным уровнем и на 50% сокращает время компиляции.

Советы по эффективности проектирования от «Журнала о проектировании печатных плат»

Отправлено Гость (не проверено) от пт, 04/22/2016 - 10:15

PADSГоды опыта с одним инструментом EDA повышают эффективность и приучают Вас к Magazineсложностям (хорошим и плохим) Вашего средства проектирования PCB.